Komponenter |
TeraClock, nya klockkretsar
IDT introducerar ny familj zero-delay buffrar och programmerbara skew-kretsar.
IDT (Integrated Device Technology, Inc.), utökar sitt sortiment klockkretsar med familjen TeraClock zero-delay buffrar och programmerbara skew-kretsar. Kretsarna har funktioner för att överbrygga mellan olika I/O-standarder. Det finns fem användarkonfigurerbara signalvarianter (single ended eller differentiella) på ingångarna och fyra signalvarianter för utgångarna. Dessutom finns en unik pin-kompatibel mod som underlättat migreringen mellan zero-delay buffrar och programmerbara "skew"-kretsar.
Kretsarna arbetar upp till 250 MHz med 50 ps jitter cykel-till-cykel och 100 ps skew utgång-till-utgång vilket gör dem lämpliga i tillämpningar för höga hastigheter.
Kretsarna stödjer de snabba I/O-standarderna i nästa generation kommunikationstillämpningar som nätverksroutrar, basstationer för 3G och nätverkslagringssystem (SAN). Systemintegriteten och tillförlitligheten garanteras med redundant klocka och störsäkra övergångar. TeraClock stödjer även singel ended ingångar med 2,5 V TTL, 1,8 V LVTTL och differentiella ingångar med 2,5 V LVTTL, 1,8 V LVTTL, HSTL, eHSTL och LVPECL samt pseudodifferentiella utgångar med 2,5 V TTL, 1,8 V TTL, HSTL eHSTL och LVPECL. Utgångarna kan hantera olika kombinationer av HSTL, eHSTL eller 1,8/2,5 LVTTL. Förutom dessa insignaler har IDT:S TeraClock programmerbara skew-kretsar programmerbara skew-utsignaler.